
Add to Cart
Microprocesador de procesador de la CPU I5-4210U SR1EF (3M Cache, hasta 2.7GHz) - CPU del cuaderno de la serie del procesador de la BASE I5
La base i5-4210U es un procesador dual-core de ULV (voltaje ultrabajo) para los ultrabooks puestos en marcha en Q2 2014. Se basa en la arquitectura de Haswell y se fabrica en 22nm. La deuda a Híper-roscar, los dos corazones puede manejar hasta cuatro hilos paralelamente, llevando para mejorar la utilización de la CPU. Cada base ofrece una velocidad baja de 1,7 gigahertz, pero puede aumentar dinámicamente tarifas de reloj con Turbo Boost hasta 2,7 gigahertz para 1 base activa o 2,4 gigahertz para 2 corazones activos. Ése es exactamente 100 megaciclos más que el i5-4200U.
I5 | Familia del procesador: Móvil de la base i5 | |
- | ||
4 | Generación del procesador: 4a generación (Haswell) | |
2 | Segmento del funcionamiento: procesadores dual-cores de la Mediados de-clase | |
10 | Identificador de la característica/del funcionamiento | |
U | Características y mercado adicionales: CPU ultrabaja del poder (15 vatios o 28 vatios) |
Número del procesador | i5-4210U |
Familia | Móvil de la base i5 |
Tecnología (micrón) | 0,022 |
Velocidad de procesador (gigahertz) | 1,7 |
Tamaño del escondrijo L2 (KB) | 512 |
Tamaño del escondrijo L3 (MB) | 3 |
El número de corazones | 2 |
EM64T | Apoyado |
Tecnología de HyperThreading | Apoyado |
Tecnología de la virtualización | Apoyado |
Tecnología aumentada de SpeedStep | Apoyado |
Característica mordida Ejecutar-neutralización | Apoyado |
Información general:
Tipo | CPU/microprocesador |
Segmento de mercado | Móvil |
Familia | |
Número de modelo | |
Frecuencia | 1700 megaciclos |
Frecuencia máxima de turbo | 2700 megaciclos (1 base) 2400 megaciclos (2 corazones) |
Velocidad del autobús | 5 GT/s DMI |
Multiplicador del reloj | 17 |
Paquete | paquete micro-FCBGA 1168-ball (FCBGA1168) |
Zócalo | BGA1168 |
Tamaño | 1,57”/los 4cm los x 2.4cm x 0,94" |
Fecha de introducción | 14 de abril de 2014 |
Fecha de la Fin-de-vida | La fecha pasada de la orden para los procesadores de la bandeja es el 1 de julio de 2016 La fecha pasada del envío para los procesadores de la bandeja es el 6 de enero de 2017 |
Arquitectura/Microarchitecture:
Microarchitecture | Haswell |
Plataforma | Bahía del tiburón |
Base del procesador | Haswell |
Quite el corazón a escalonamiento | D0 (SR1EF) |
Proceso de fabricación | 0,022 micrones |
Anchura de los datos | pedazo 64 |
El número de corazones de la CPU | 2 |
El número de hilos | 4 |
Unidad de la coma flotante | Integrado |
Tamaño de llano 1 escondrijo | 2 x 32 la manera del KB 8 fijó escondrijos asociativos de la instrucción 2 x 32 la manera del KB 8 fijó escondrijos asociativos de los datos |
Tamaño de llano 2 escondrijos | 2 x 256 la manera del KB 8 fijó escondrijos asociativos |
Tamaño de llano 3 escondrijos | 3 la manera del MB 12 fijó el escondrijo compartido asociativo |
Memoria física | 16 GB |
Multiprocesamiento | Monoprocesador |
Extensiones y tecnologías |
|
Rasgos de seguridad |
|
Características de la energía baja | Tecnología aumentada de SpeedStep |
Periférico/componentes integrados:
gráficos ntegrated | Tipo de GPU: HD 4400 Grada de los gráficos: GT2 Microarchitecture: GEN 7,5 Unidades de ejecución: 20 Frecuencia baja (megaciclo): 200 Frecuencia máxima (megaciclo): 1000 El número de exhibiciones apoyadas: 3 |
Regulador de la memoria | El número de reguladores: 1 Canales de memoria: 2 Memoria apoyada: DDR3L-1333, DDR3L-1600, LPDDR3-1333, LPDDR3-1600 Ancho de banda máximo de la memoria (GB/s): 25,6 |
Otros periférico |
|
Parámetros eléctricos/termales:
Temperatura de funcionamiento máximo | 100°C |
Thermal Design Power | 15 vatios |