
Add to Cart
Características
• Bailes de fin de curso programables del En-sistema para la configuración de Xilinx® FPGAs • El Cmos avanzado NI de destello de baja potencia procesa • Resistencia de 20.000 ciclos del programa/del borrado • Operación sobre gama de temperaturas industrial completa (– 40°C a +85°C) • Ayuda de la Límite-exploración del estándar 1149.1/1532 de IEEE (JTAG) para programar, la creación de un prototipo, y probar • Iniciación del comando de JTAG de la configuración estándar de FPGA • Cascadable para almacenar un Bitstreams más largo o múltiple • Fuente de alimentación dedicada de la entrada-salida de la Límite-exploración (JTAG) (VCCJ) • La entrada-salida fija compatible con los niveles voltaicos que se extienden de 1.8V a 3.3V • Ayuda del diseño usando el Xilinx ISE® Alliance y paquetes de programas informáticos de Foundation™ • XCF01S/XCF02S/XCF04S • voltaje de fuente 3.3V • Interfaz serial de la configuración de FPGA • Disponible en los paquetes VO20 y VOG20 de la Pequeño-huella • XCF08P/XCF16P/XCF32P • voltaje de fuente 1.8V • Interfaz serial o paralelo de la configuración de FPGA • Disponible en los paquetes VOG48, FS48, y FSG48 de la Pequeño-huella • La tecnología de la revisión del diseño permite las revisiones múltiples del diseño que almacenan y de accesos para la configuración • El descompresor incorporado de los datos compatible con Xilinx avanzó tecnología de la compresión