
Add to Cart
Temporeros automotrices de FM24CL64B-GTR. memoria serial de 64Kb 3V F-RAM
Características
64K pedazo RAM permanente ferroeléctrico
Organizado como 8192 x 8 pedazos
La alta resistencia 10 trillón (1013) leído/escribe
NoDelay™ escribe
Proceso ferroeléctrico de la Alto-confiabilidad avanzada
Interfaz en serie de dos hilos rápida
Hasta 1 megaciclo de frecuencia máxima del autobús
Reemplazo directo del hardware para EEPROM
Sincronización de la herencia de las ayudas para 100 kilociclos y 400 kilociclos
Bajo consumo de energía
Operación de baja tensión 3.0-3.6V
corriente espera de 6 μA (+85°C)
Configuración del estándar industrial
Temperatura automotriz -40C a +125C
Calificado a la especificación del AEC Q100
paquete de /RoHS SOIC del “verde 8-pin”
Descripción
El FM24CL64B es una memoria permanente 64Kbit que emplea un proceso ferroeléctrico avanzado. Una memoria de acceso aleatorio o un F-RAM ferroeléctrica es permanente y se realiza lee y escribe como RAM. Proporciona la retención confiable de los datos por años mientras que elimina las complejidades, los gastos indirectos, y los problemas a nivel sistema de la confiabilidad causados por EEPROM y otras memorias permanentes. El FM24CL64B se realiza escribe operaciones a la velocidad del autobús. Ningún escriba los retrasos se contraen. El ciclo siguiente del autobús puede comenzar inmediatamente sin la necesidad de la interrogación de los datos. Además, las ofertas del producto escriben órdenes de magnitud de la resistencia más arriba que EEPROM. También, F-RAM exhibe un poder mucho más bajo durante escribe que EEPROM puesto que escriba las operaciones no requieren un voltaje de fuente de alimentación internamente elevado para escriben los circuitos. Estas capacidades hacen el ideal de FM24CL64B para requerir de los usos de la memoria permanente frecuente o rápido escribe. Los ejemplos se extienden de la recopilación de datos de donde el número escribe ciclos puede ser crítico, a exigir los controles industriales donde el largos escriben la época de EEPROM pueden causar pérdida de datos. La combinación de características permite una escritura más frecuente de los datos con menos gastos indirectos para el sistema. El FM24CL64B proporciona ventajas sustanciales a los usuarios de EEPROM serial, con todo estas ventajas están disponibles en un reemplazo de la reunión informal del hardware. El dispositivo está disponible en paquete del perno SOIC del estándar industrial 8 usando un protocolo de dos hilos familiar (I2C). El dispositivo se garantiza sobre la gama de temperaturas automotriz de -40°C a +125°C.
Tipo de conexión
Descripción del Pin
Nombre de Pin | Tipo | Descripción del Pin |
---|---|---|
A0-A2 | Entrada | Dirección selecta 0-2 del dispositivo: Estos pernos se utilizan para seleccionar uno de hasta 8 dispositivos del mismo tipo en el mismo autobús de dos hilos. Para seleccionar el dispositivo, el valor de dirección en los dos pernos debe hacer juego los pedazos correspondientes contenidos en la dirección auxiliar. Se tiran hacia abajo los pernos de la dirección internamente |
SDA | Entrada-salida | Datos seriales/dirección: Esto es un perno bidireccional para el interfaz de dos hilos. Es abierto-dren y se piensa ser alambre-O el ‟d con otros dispositivos en el autobús de dos hilos. El almacenador intermediario de entrada incorpora un disparador de Schmitt para la inmunidad de ruido y el conductor de la salida incluye el control de la cuesta para los bordes que caen. Se requiere un externo levanta el resistor. |
LCC | Entrada | Reloj serial: El perno serial del reloj para el interfaz de dos hilos. Los datos se registran fuera de la parte en el borde que cae, y en el dispositivo en el borde de levantamiento. La LCC entrada también incorpora una entrada de disparador de Schmitt para la inmunidad de ruido. |
WP | Entrada | Protección de escritura: Cuando están atadas a VDD, las direcciones en el mapa de memoria entero serán writeprotected. Cuando el WP está conectado con la tierra, todas las direcciones pueden ser escritas. Se tira hacia abajo este perno internamente. |
VDD | Fuente | Voltaje de fuente |
VSS | Fuente | Tierra |
Descripción
El FM24CL64B es una memoria serial de F-RAM. El arsenal de la memoria se organiza lógicamente como arsenal de la memoria de 8.192 x 8 pedazos y está alcanzado usando un interfaz de dos hilos del estándar industrial. La operación funcional del F-RAM es similar a EEPROMs serial. La diferencia principal entre el FM24CL64B y un EEPROM serial con el mismo pinout se relaciona con su superior escribe funcionamiento.
Arquitectura de la memoria
Al tener acceso al FM24CL64B, el usuario dirige 8192 ubicaciones cada uno con 8 bits de datos. Estos bits de datos se desplazan en serie. Las 8192 direcciones están alcanzadas usando el protocolo de dos hilos, que incluye una dirección auxiliar (distinguir otros dispositivos de la no-memoria) y una dirección de byte 2. Solamente los 13 pedazos más bajos son utilizados por el decodificador para tener acceso a la memoria. Los tres pedazos superiores de la dirección se deben fijar a 0 para la compatibilidad con dispositivos más de alta densidad en el futuro. El tiempo de acceso para la operación de memoria es esencialmente cero más allá de la época necesaria para el protocolo serial. Es decir, la memoria se lee o se escribe a la velocidad del autobús de dos hilos. A diferencia de un EEPROM, no es necesario votar el dispositivo para una condición lista puesto que escribe ocurren a la velocidad del autobús. Es decir, para el momento en que una nueva transacción del autobús se pueda desplazar en la pieza, una operación de la escritura será completa. Esto se explica más detalladamente en la sección del interfaz abajo. Los usuarios esperan que varias ventajas de sistema obvias del FM24CL64B debido a su rápido escriba el ciclo y a alta resistencia con respecto a EEPROM. Al menos hay ventajas menos obvias también. Por ejemplo en un alto ambiente de ruido, la operación de la rápido-escritura es menos susceptible a la corrupción que un EEPROM puesto que se termina rápidamente. Por el contrario, un EEPROM que requiere milisegundos para escribir es vulnerable divulgar durante mucho del ciclo. Observe que es la responsabilidad del ‟s del usuario asegurarse de que VDD está dentro de las tolerancias de la ficha técnica para prevenir la operación incorrecta.
Interfaz de dos hilos
El FM24CL64B emplea un protocolo de dos hilos bidireccional del autobús usando pocos pernos o espacio del tablero. El cuadro 2 ilustra una configuración de sistema típica usando el FM24CL64B en un sistema microcontrolador-basado. El autobús de dos hilos del estándar industrial es familiar a muchos usuarios pero se describe en esta sección. Por el convenio, cualquier dispositivo que esté enviando los datos sobre el autobús es el transmisor mientras que el dispositivo de destino para estos datos es el receptor. El dispositivo que está controlando el autobús es el amo. El amo es responsable de generar la señal de reloj para todas las operaciones. Cualquier dispositivo en el autobús que está siendo controlado es un esclavo. El FM24CL64B es siempre un dispositivo auxiliar. El protocolo del autobús es controlado por los estados de transición en las señales de SDA y de la LCC. Hay cuatro condiciones incluyendo el comienzo, parada, bit de datos, o reconozca. El cuadro 3 ilustra las condiciones de la señal que especifican los cuatro estados. Los cronogramas detallados se muestran en la sección de especificaciones eléctrica.