
Add to Cart
74HC04; 74HCT04
Inversor del hex.
CARACTERÍSTICAS
• Cumple con el estándar no 8-1A de JEDEC
• Protección del ESD: HBM EIA/JESD22-A114-A excede 2000 V milímetro EIA/JESD22-A115-A excede de 200 V.
• Especificado de −40 al °C +85 y de −40 a +125 °C.
DESCRIPCIÓN
Los 74HC/HCT04 son dispositivos de alta velocidad de la Si-puerta Cmos y son perno compatible con la energía baja Schottky TTL (LSTTL). Se especifican de acuerdo con el estándar no 7A de JEDEC. Los 74HC/HCT04 proporcionan seis almacenadores intermediarios de inversión.
DATOS DE REFERENCIA RÁPIDA
TIERRA = 0 V; Tamb = °C 25; ≤ 6,0 ns del tr = del tf.
SÍMBOLO | PARÁMETRO | CONDICIONES | TÍPICO | UNIDAD | |
HC04 | HCT04 | ||||
tPHL/tPLH | nA del retraso de propagación al nY | CL = 15 PF; VCC = 5 V | 7 | 8 | ns |
CI | capacitancia de la entrada | 3,5 | 3,5 | PF | |
PALADIODE C | capacitancia de la disipación de poder por la puerta | notas 1 y 2 | 21 | 24 | PF |
Notas
1. Elpaladiode C se utiliza para determinar la disipación de poder dinámica (PD en µW).
Pcc2 de ×del × fidel × V delpaladio deD = de C N + Σ (CL de × fodel × Vcc2) donde:
fi = frecuencia entrada en el megaciclo;
fo = frecuencia hecha salir en el megaciclo;
CL = capacitancia hecha salir de la carga en el PF;
V voltaje delcc = de fuente en voltios;
Salidas de la transferencia de la carga de N = del total;
Σ (CL de × fodel × Vcc2) = suma de las salidas.
2. Para 74HC04: la condición es VI = tierra a Vcc.
Para 74HCT04: la condición es VI = tierra al − 1,5 V. de Vcc.
Tipo de conexión Fig.1 DIP14, SO14 y (T) SSOP14.
Tipo de conexión Fig.2 DHVQFN14. Símbolo de lógica Fig.3.
Símbolo de lógica del IEC Fig.4. Diagrama de lógica Fig.5 (un inversor).