
Add to Cart
DABiC-IV, 10-BIT SERIAL-INPUT, TRABÓ CONDUCTORES de la FUENTE
Los dispositivos de A6809- y de A6810- combinan 10 registros de cambio del pedazo Cmos, acompañando los cierres de datos y el conjunto de circuitos del control con salidas bipolares de la compra de componentes y el pnp activo tiran de plumones. Diseñado sobre todo conducir exhibiciones vacío-fluorescentes, los 60 V y -40 grados de la salida del mA también permiten que estos dispositivos sean utilizados en muchos otros usos periféricos del conductor del poder. Los A6809- y los A6810- ofrecen una tarifa creciente de la entrada de datos (comparada con el UCN/UCQ5810-F más viejo) y una tarifa de ciénaga controlada de la salida. Los A6809xLW y los A6810xLW son idénticos a excepción de pinout.
El registro y los cierres de cambio del Cmos permiten la interconexión directa con los sistemas por microprocesador. Con la fuente de una lógica de 3,3 V o de 5 V, las tarifas típicas de la entrada de los serial-datos es hasta 33 megaciclos.
Una salida de datos seriales del Cmos permite conexiones de cascada en los usos que requieren líneas de impulsión adicionales. Los dispositivos similares están disponibles como el A6811- (12 pedazos), A6812- (20 pedazos), y A6818- (32 pedazos).
Los conductores de la fuente de la salida de A6809- y de A6810- son npn Darlingtons, capaz de compra de componentes hasta 40 mA. La tarifa de ciénaga controlada de la salida reduce el ruido electromágnetico, que es una consideración importante en los sistemas que incluyen telecomunicaciones y/o los microprocesadores y resolver regulaciones de las emisiones del gobierno. Para el inter-dígito que esconde, todos los conductores de la salida pueden ser todos los del fregadero conductores discapacitados y girados con un alto de la entrada QUE ESCONDE. Las desconexiones activas del pnp hundirán por lo menos 2,5 mA.
Todos los dispositivos están disponibles en dos gamas de temperaturas para el funcionamiento óptimo en (del sufijo) los usos comerciales (s del sufijo) o industriales e. El A6810- se proporciona en tres estilos del paquete para la INMERSIÓN del por-agujero (sufijo - A), el superficie-soporte SOIC (sufijo - LW), o el superficie-soporte PLCC (sufijo - EP) del mínimo-área. El A6809- se proporciona en el SOIC (sufijo - LW) solamente. Los marcos de cobre de la ventaja, la disipación baja del lógica-poder, y los voltajes bajos de la salida-saturación no prohiben a todos los dispositivos a la fuente 25 mA de todas las salidas continuamente sobre la gama de temperaturas de funcionamiento máximo.
CARACTERÍSTICAS
Tarifa de ciénaga controlada de la salida del ■
Almacenamiento de datos de alta velocidad del ■
avería mínima de la salida del ■ 60 V
Alta tarifa de la entrada de datos del ■
Desconexiones del Active del ■ PNP
Voltajes bajos de la Salida-saturación del ■
Lógica de baja potencia y cierres del ■ Cmos
Reemplazos mejorados ■ para TL4810-, UCN5810-, y UCQ5810-
GRADOS MÁXIMOS ABSOLUTOS en TA = 25°C
Voltaje de fuente de la lógica, DDde V ................................................................................... 7,0 V
Voltaje de fuente del conductor, BBde V ................................................................................... 60 V
Gama continua de la corriente de salida, IHACIA FUERA .......................................... -40 mA a +15 mA
Gama de voltaje de entrada, VEN ............................................................ -0,3 V a VDD + 0,3 V
Empaquete la disipación de poder, PD .................................................................... ven el gráfico
Gama de temperaturas de funcionamiento, TA (sufijo ‘e’) ...................................... -40°C a +85°C
(Sufijo ‘s’) ...................................... -20°C a +85°C
Gama de temperaturas de almacenamiento, TS .......................................................... -55°C a +125°C
Precaución: Estos dispositivos del Cmos han entrado la protección estática (la clase 2) pero es todavía susceptible dañar si está expuesta a las cargas eléctricas estáticas extremadamente altas.
A6810xA
CIRCUITO DE ENTRADA TÍPICO DEL CONDUCTOR TÍPICO DE LA SALIDA
BLOQUE DIAGRAMA FUNCIONAL