Anterwell Technology Ltd.

Anterwell Technology Ltd. Large Original stock of IC Electronics Components, Transistors, Diodes etc. High Quality, Reasonable Price, Fast Delivery.

Manufacturer from China
Miembro del sitio
9 Años
Casa / Productos / Integrated Circuit Chip /

Codificador-decodificador/filtro del PCM del patio del chip CI de la electrónica del microprocesador del circuito integrado de TP3094V

Contacta
Anterwell Technology Ltd.
Ciudad:shenzhen
Provincia / Estado:guangdong
País/Región:china
Persona de contacto:MissSharon Yang
Contacta

Codificador-decodificador/filtro del PCM del patio del chip CI de la electrónica del microprocesador del circuito integrado de TP3094V

Preguntar último precio
Número de modelo :TP3094V
Lugar del origen :Filipinas
Cantidad de orden mínima :20
Condiciones de pago :T/T, Western Union, Paypal
Capacidad de la fuente :20000
Plazo de expedición :1
Detalles de empaquetado :éntreme en contacto con por favor para los detalles
Baja tensión de la entrada :0,8 V
Alto voltaje de la entrada :2,2 V
Baja tensión de la salida :0,4 V
Alto voltaje de la salida :2,4 V
Corriente de salida en alto estado de la impedancia :-10 V
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

 

Codificador-decodificador/filtro del PCM del patio de TP3094 COMBO®

Descripción general

  El TP3094 es un dispositivo monolítico del codificador-decodificador y del filtro del PCM ejecutado usando una arquitectura del procesamiento de señales digitales. Proporciona cuatro canales de la voz, combinando transmita sintonizado y reciba los filtros de canal de paso bajo con la comprensión-expansión Alaw o los codificadores y los decodificadores del PCM de la m-ley. El dispositivo se fabrica usando el proceso avanzado del Cmos del nacional. El dispositivo incluye los filtros de la antimelladura y los convertidores del sigma-delta dedicados a cada canal, y por una unidad común del tratamiento de señales que realice todo el sigue habiendo de filtración y de proceso para los cuatro canales. El TP3094 incluye un interfaz digital flexible del PCM, que permite que el dispositivo sea conectado con los autobuses del PCM de diversos formatos. Puede también ser conectado con otros dispositivos TP3094 en una moda de la cascada, para un sistema con hasta 128 interfaces de los POTES (cuando se utiliza un autobús del PCM 2.048MHz).

 

Características

• Manijas cuatro canales de la vozCodificador-decodificador/filtro del PCM del patio del chip CI de la electrónica del microprocesador del circuito integrado de TP3094V

• Termine el codificador-decodificador y filtre el sistema incluyendo:

- Transmita y reciba los filtros de canal

- codificador de la Uno-ley o de la comprensión-expansión de la m-ley/decodificador

• Del poder modo abajo para el bajo consumo de energía

• Compatible a la división de la hora estándar multiplexó el autobús del PCM

- modo de 8 pedazos, señal del marco de la referencia externa

- modo de 32 pedazos, TSA interno, con los TS consecutivos

• Hasta 128 canales (32 dispositivos) pueden ser conectados en cascada

• Funciones programables (comunes para los 4 canales):

- Uno-ley o m-ley

- Solo reloj de MCLK, automáticamente a elección

de 8.192MHz, de 4.096MHz, de 2.048MHz y de 1.536/1.544MHz

- Digitaces y modos de prueba de loopback análogo

• Diseñado para los usos del CCITT y de LSSGR

• Sola fuente de alimentación de +5V

• 44 paquete del soporte de la superficie de la ventaja PLCC

• Maximice la densidad del circuito del linecard

• Utilice en sede, portador del lazo,

y tarjetas de la línea de abonado y del tronco del equipo del PBX

• Gama de temperaturas ancha -40°C de funcionamiento a 85°C

 

Inicialización del poder

Cuando el poder primero se aplica al dispositivo, el conjunto de circuitos del reset del poweron inicializa el dispositivo y los lugares él en el estado del poder abajo. Se desactivan todos los circuitos no esenciales. La salida DX del PCM y las salidas analógicas VRO0-3 se ponen en el alto estado de la impedancia, mientras que las salidas FSX1 y FSR1 son punto bajo llevado a cabo (en caso de que se selecciona el modo de 32 bits). En del poder el modo abajo, el consumo de energía se reduce a un mínimo, típicamente 2mW. Seguirá habiendo el dispositivo en este estado mientras no hay MCLK aplicado y no hay señal del capítulo aplicada (apenas FSX0 y FSR0 en caso del modo de 32 bits). Para cada canal, cuando la entrada de PDN no es activa, MCLK es aplicado, y un pulso del FS (reciba o transmita) está corriendo, el dispositivo incorpora el poder activo encima del modo. La frecuencia de MCLK se detecta con cualquier señal disponible del FS; la detección de la tarifa de reloj puede durar para hasta 4ms, después de lo cual el dispositivo está listo para accionar para arriba. El análogo y las señales de salida del PCM estarán disponibles después de algunos marcos; tomará sobre 100ms hasta que el primer canal activado esté completamente - funcional. El dispositivo accionará solamente para arriba cuando por lo menos una de las señales del FS y la señal de MCLK está en un ratio válido de la frecuencia.

 

Cronogramas

Codificador-decodificador/filtro del PCM del patio del chip CI de la electrónica del microprocesador del circuito integrado de TP3094V

 

Carro de la investigación 0