
Add to Cart
DM9161A
10/100 transmisor-receptor rápido del microprocesador de la capa física de Ethernet de Mbps solo
1. Descripción general
El DM9161A es un transmisor-receptor de la capa física, monopastilla, y de la energía baja para las operaciones 100BASE-TX y 10BaseT. En el medios lado, proporciona un interfaz directo al cable de la categoría 5 del par trenzado sin blindaje (UTP5) para Ethernet rápida 100BASE-TX, o el cable UTP5/UTP3 para Ethernet 10BaseT. A través del medios interfaz independiente (MII), el DM9161A conecta con la capa media de (MAC) del control de acceso, asegurando una alta operabilidad inter de diversos vendedores.
TheDM9161A utiliza un proceso avanzado de la energía baja y del alto rendimiento Cmos. Contiene las funciones enteras de la capa física de 100BASE-TX según lo definido por IEEE802.3u, incluyendo el substrato de codificación físico (PCS), el accesorio medio físico (PMA), el substrato dependiente medio físico del par trenzado (TP-PMD), el codificador 10BASE-TX/el decodificador (ENC/DEC), y la medios unidad (TPMAU) del acceso del par trenzado. El DM9161A proporciona un fuerte apoyo para la función de la auto-negociación, utilizando medios la selección automática de la velocidad y del protocolo. Además, debido a la onda incorporada que forma el filtro, el DM9161A no necesita ningún filtro externo transportar señales a los medios en la operación de Ethernet 100BASE-TX o 10BaseT.
2. Ofrece el
* cumpla completamente con 10BaseT 100Base-TX, ANSI X3T12 TP-PMD 1995 de IEEE 802,3/IEEE 802.3u
(auto-MDI) auto estándar de la función de la cruce de la ayuda MDI/MDI-X del
* función de la Auto-negociación de la ayuda, obediente con el de IEEE 802.3u
* En-microprocesador completamente integrado del transmisor-receptor de la capa física que filtra con el interfaz directo al transformador magnético
* repetidor del o a elección del modo del nodo
* modo a elección de MII o de RMII (reducido MII) para 100Base-TX y 10Base-TX. MII a elección o
Modo de GPSI (7-Wired) para el 10BaseT
* interfaz a elección de la gestión del MII de la operación lleno-a dos caras o semidúplex con la interrupción maskable
de la capacidad de la salida
* proporcione el modo del Loopback para el fácil de los diagnósticos del sistema
* las salidas de la situación del LED indican actividad del vínculo, Speed10/100 y Lleno-a dos caras/la colisión. Ayuda
opcional del control Dual-LED
* sola fuente de la energía baja de 3.3V con un avanzado de la tecnología del Cmos
* mismo modos del bajo consumo de energía:
Modo reducido poder del ● (detección del cable)
Del ● del poder modo abajo
Conductores a elección del ● TX para el 1:1 o transformadores del 1.25:1 para la reducción adicional del poder.
1: transformadores 1 solamente cuando HP auto-MDIX permite.
* compatible con el tolerante de 3.3V y de 5.0V I/Os
* 48 perno LQFP
3. Bloque diagrama
4. Tipo de conexión:
Grados máximos absolutos (25°C)
Símbolo | Parámetro | Mínimo. | Máximo. | Unidad | Condiciones |
DVDD | Voltaje de fuente | -0,3 | 3,6 | V | |
VADENTRO | Voltaje de entrada CC (VADENTRO) | -0,5 | 5,5 | V | |
VHACIA FUERA | Voltaje de salida de DC (VHACIA FUERA) | -0,3 | 3,6 | V | |
Stgde T | La temperatura de almacenamiento sonó (elstgde T) | -65 | +150 | °C | |
Tc | Temperatura de caso | 0 | 85 | °C | @Ta=0 ~ 70℃ |
LT | Temporeros de la ventaja. (TL, el soldar, sec 10.) | -- | 235 | °C | DM9161AE |
LT | Temporeros de la ventaja. (TL, el soldar, sec 10.) | -- | 260 | °C | DM9161AEP |