
Add to Cart
microcontrolador de 8 bits con el flash programable del En-sistema de los bytes 64K/128K/256K
ATmega640/V
ATmega1280/V
ATmega1281/V
ATmega2560/V
ATmega2561/V
Características
• Alto rendimiento, microcontrolador de 8 bits de la energía baja AVR®
• Arquitectura avanzada del RISC
– 135 instrucciones potentes – la mayoría de la sola ejecución del ciclo de reloj
– 32 x 8 registros de trabajo de fines generales
– Operación completamente estática
– Hasta 16 MIPS de producción en 16 megaciclos
– Multiplicador del ciclo del En-microprocesador 2
• Altos segmentos de la memoria permanente de la resistencia
– Bytes 64K/128K/256K del flash Uno mismo-programable del En-sistema
– 4K bytes EEPROM
– 8K bytes SRAM interno
– Escriba/los ciclos del borrado: 10.000 Flash/100,000 EEPROM
– Retención de los datos: 20 años en 85°C/100 años en 25°C
– Sección opcional del código de la bota con los pedazos independientes de la cerradura
• En-sistema que programa por programa de la bota del En-microprocesador
• Verdad Lectura-Mientras que-escriba la operación
– Cerradura programada para la resistencia de la seguridad del software: Hasta memoria externa opcional de los bytes 64K
• Interfaz de JTAG (estándar 1149,1 de IEEE obediente)
– capacidades de la Límite-exploración según el estándar de JTAG
– El En-microprocesador extenso elimina errores de la ayuda
– Programación del flash, de EEPROM, de fusibles, y de pedazos de la cerradura a través del interfaz de JTAG
• Características periféricas
– Dos contadores de tiempo/contadores de 8 bits con Prescaler separado y comparan modo
– Cuatro contadores de tiempo de 16 bits/contrarios con Prescaler separado, comparan y capturan modo
– Contador en tiempo real con el oscilador separado
– Cuatro canales de 8 bits de PWM
– Seis/doce canales de PWM con los pedazos programables de la resolución de 2 a 16
(ATmega1281/2561, ATmega640/1280/2560)
– La salida compara el modulador
– 8/16-channel, 10 pedazo ADC (ATmega1281/2561, ATmega640/1280/2560)
– Serial programable dos/cuatro USART (ATmega1281/2561, ATmega640/1280/2560)
– Interfaz en serie maestro/satélite de SPI
– El byte orientó la interfaz en serie de dos hilos
– Reloj de vigilancia programable con el oscilador separado del En-microprocesador
– comparador del análogo del En-microprocesador
– Interrupción y para despertar en cambio del Pin
• Características especiales del microcontrolador
– Poder-en reset y la detección programable del apagón
– Oscilador calibrado interno
– Fuentes de la interrupción externa e interna
– Seis modos de sueño: Marcha lenta, reducción del nivel de ruidos del ADC, economía de energía, poder-abajo, recurso seguro,
y recurso seguro extendido
• Entrada-salida y paquetes
– 54/86 entrada-salida programable alinea (ATmega1281/2561, ATmega640/1280/2560)
– 64 rellenan QFN/MLF, 64 ventaja TQFP (ATmega1281/2561)
– 100 llevan TQFP, 100 bola CBGA (ATmega640/1280/2560)
– RoHS/completamente verde
• Gama de temperaturas:
– -40°C a 85°C industrial
• Consumo de energía ultrabajo
– Modo activo: 1 megaciclo, 1.8V: µA 500
– Modo del poder-abajo: 0,1 µA en 1.8V
• Grado de la velocidad:
– ATmega640V/ATmega1280V/ATmega1281V:
0 - 4 megaciclos @ 1,8 - 5.5V, 0 - 8 megaciclos @ 2,7 - 5.5V
– ATmega2560V/ATmega2561V:
0 - 2 megaciclos @ 1,8 - 5.5V, 0 - 8 megaciclos @ 2,7 - 5.5V
– ATmega640/ATmega1280/ATmega1281:
0 - 8 megaciclos @ 2,7 - 5.5V, 0 - 16 megaciclos @ 4,5 - 5.5V
– ATmega2560/ATmega2561:
0 - 16 megaciclos @ 4,5 - 5.5V
1. Figura de los tipos de conexión
1-1. TQFP-pinout ATmega640/1280/2560
Cuadro 1-2. CBGA-pinout ATmega640/1280/2560
Cuadro 1-3. Pinout ATmega1281/2561
Nota: El cojín de centro grande por debajo el paquete de QFN/MLF se hace del metal e internamente está conectado con la tierra. Debe ser soldado o ser pegado al tablero para asegurar buena estabilidad mecánica. Si el cojín de centro se deja no relacionado, el paquete pudo aflojar del tablero.
2. Descripción
El ATmega640/1280/1281/2560/2561 es un microcontrolador de 8 bits de baja potencia del Cmos basado en la arquitectura aumentada AVR del RISC. Ejecutando instrucciones potentes en un solo ciclo de reloj, el ATmega640/1280/1281/2560/2561 alcanza las producciones que se acercan a 1 MIPS por el megaciclo permitiendo que el diseñador de sistema optimice el consumo de energía contra velocidad de proceso.
2,1 bloque diagrama
Cuadro 2-1. Bloque diagrama