
Add to Cart
El chip CI nuevo/original de ADF4360-4BCPZ integró el sintetizador y VCO
CARACTERÍSTICAS
Gama de frecuencia de la salida: 1450 megaciclos a 1750 megaciclos
Salida Divide-by-2
3,0 fuente de alimentación de V a de 3,6 V
1,8 sintetizador del número entero-n de la compatibilidad de la lógica de V
Prescaler programable 8/9, 16/17, 32/33 del dual-módulo
Interfaz en serie del alambre de potencia de salida programable del nivel 3
La cerradura análoga y digital detecta
Modo del poder-abajo del soporte físico y del software
USOS
Microteléfonos inalámbricos (DECT, G/M, PCS, DCS, WCDMA)
Equipo de prueba
LANs inalámbrico
Equipo de CATV
DESCRIPCIÓN GENERAL
El ADF4360-4 es un sintetizador completamente integrado y un oscilador voltaje-controlado (VCO) del número entero-n. El ADF4360-4 se diseña para una frecuencia central de 1600 megaciclos. Además, una opción divide-by-2 está disponible, por el que el usuario consiga una salida del RF entre de 725 megaciclos y de 875 megaciclos. El control de todos los registros del en-microprocesador está a través de un interfaz simple de 3 alambres. El dispositivo actúa con una fuente de alimentación que se extiende a partir de 3,0 V a 3,6 V y puede ser accionado abajo de cuando es parado.
GRADOS MÁXIMOS ABSOLUTOS
TA = 25°C, a menos que se indicare en forma diferente. Cuadro 3.
Parámetro | Clasificación |
AVDD a GND1 AVDD a DVDD VVCO a la tierra VVCO a AVDD Voltaje de la entrada-salida de Digitaces a la tierra Voltaje análogo de la entrada-salida a la tierra REFIN a la tierra Gama de temperaturas de funcionamiento Temperatura de empalme máxima Impedancia termal del θJA de CSP (paleta soldada) (Paleta no soldada) Temperatura de la ventaja, fase de vapor que suelda (sec 60) Infrarrojo (sec 15) |
V de −0.3 V a +3,9 V de −0.3 V a +0,3 V de −0.3 V a +3,9 V de −0.3 V a +0,3 −0.3 V a VDD + 0,3 V −0.3 V a VDD + 0,3 V −0.3 V a VDD + 0,3 V
150°C
50°C/W 88°C/W 215°C 220°C |
CUENTA DEL TRANSISTOR
12543 (Cmos) y 700 (bipolar)
SECCIÓN DE ENTRADA DE REFERENCIA DE LA DESCRIPCIÓN DE CIRCUITO
La etapa de la entrada de referencia se muestra en el cuadro 10. SW1 y SW2 son interruptores normalmente cerrados. SW3 es normalmente abierto. Cuando se inicia el poder-abajo, SW3 es cerrado, y se abren SW1 y SW2. Esto se asegura de que no haya cargamento del perno de REFIN en poder-abajo