
Add to Cart
La placa de circuito del silicio salta el transmisor-receptor de la capa física de Ethernet de DP83848C
Transmisor-receptor de la capa física de Ethernet del puerto 10/100 Mb/s de la temperatura comercial de DP83848C PHYTER solo
La descripción general El DP83848C es una robusta completamente ofrecida 10/100 bajo consumo de energía de ofrecimiento del solo del puerto dispositivo de la capa física, incluyendo varios estados inteligentes del poder abajo. Estos modos de la energía baja aumentan la confiabilidad de producto total debido a la disipación de poder disminuida. Que apoya el poder modos inteligentes múltiples permite que el uso utilice la cantidad de poder mínima absoluta necesaria para la operación. El DP83848C incluye un reloj 25MHz hacia fuera. Esto significa que el uso se puede diseñar con un mínimo de piezas externas, que a su vez da lugar al coste total posible más bajo de la solución. El DP83848C interconecta fácilmente a los medios del par trenzado vía un transformador externo. Se apoya ambo MII y RMII asegurando facilidad y la flexibilidad del diseño. El DP83848C ofrece substratos integrados para apoyar los protocolos de Ethernet el 10BaseT y 100BASE-TX, que asegura compatibilidad e interoperabilidad con el resto de las soluciones basadas los estándares de Ethernet. El DP83848C se ofrece en un pequeño factor de forma (48 perno LQFP) de modo que un mínimo de espacio del tablero sea necesario.
Características
• 3.3V de baja potencia, tecnología de los 0.18µm Cmos
• Bajo consumo de energía < 270mW="" Typical="">
• interfaz de 3.3V MAC
• Auto-MDIX para 10/100 Mb/s
• Modo de la detección de la energía
• Reloj de 25 megaciclos hacia fuera
• Interfaz de SNI (configurable)
• Rev. 1,2 interfaz de RMII (configurable)
• MII interfaz serial de la gestión (MDC y MDIO)
• IEEE 802.3u MII
• Auto-Negociación de IEEE 802.3u y detección paralela
• IEEE transmisores-receptores ENDEC, 10BaseT de 802.3u y filtros
• IEEE transmisores-receptores PCS, 100BASE-TX de 802.3u y filtros
• El substrato físico obediente integrado del ANSI X3.263 TP-PMD con la igualación adaptante y la línea de fondo vagan remuneración
• Operación sin error hasta 137 metros
• El modo programable del vínculo de ayuda del LED, 10 de /100 Mb/s, la actividad, y la colisión detectan
• Escoja el acceso del registro para la situación completa de PHY
• 10/100 paquete BIST de Mb/s (construido en autoexamen)
• 48 paquete del perno LQFP (7m m) x (7m m)
Conexiones especiales
Nombre de la señal | Tipo | Pin # | Descripción |
RBIAS | I | 24 | Conexión del resistor diagonal. 4,87 un resistor del kΩ 1% se debe conectar de RBIAS con la tierra. |
PFBOUT | O | 23 | Salida de la reacción del poder. Los casquillos paralelos, 10µ F (tantalio preferido) y 0.1µF, se deben colocar cerca del PFBOUT. Conecte este perno con PFBIN1 (perno 18) y PFBIN2 (perno 37). Vea la sección 5,4 para el perno apropiado de la colocación. |
PFBIN1 PFBIN2 | I |
18 37 |
Entrada de la reacción del poder. Estos pernos se alimentan con poder del perno de PFBOUT. Un pequeño condensador de 0.1µF se debe conectar cerca de cada perno. Nota: No suministre el poder a estos pernos con excepción de PFBOUT. |
RESERVADO | Entrada-salida | 8,9,10,11,12 | RESERVADO: Estos pernos se deben dejar no relacionados. |
RESERVADO | Entrada-salida | 20,21 | RESERVADO: Estos pernos se deben levantar a través de 2,2 resistores del kΩ a la fuente AVDD33. |
Pernos de la fuente de alimentación
Nombre de la señal | PIN# | Descripción |
IOVDD33 | 32,48 | Fuente de la entrada-salida 3.3V |
IOGND | 35,47 | Tierra de la entrada-salida |
DGND | 36 | Tierra de Digitaces |
AVDD33 | 22 | Fuente análoga 3.3V |
AGND | 15,19 | Tierra análoga |