Yingxinyuan Int'l(Group) Ltd.

YingXinYuan Electronic Technology Co., Ltd.

Manufacturer from China
Miembro activo
4 Años
Casa / Productos / IC Electronic Components /

TI TMS320F2812ZAYA de los componentes electrónicos de Texas Instruments IC

Contacta
Yingxinyuan Int'l(Group) Ltd.
Ciudad:shenzhen
País/Región:china
Persona de contacto:sales
Contacta

TI TMS320F2812ZAYA de los componentes electrónicos de Texas Instruments IC

Preguntar último precio
Number modelo :TMS320F2812ZAYA
Lugar del origen :N/S
Cantidad de orden mínima :1pcs
Condiciones de pago :T/T
Capacidad de la fuente :9999999+PCS
Plazo de expedición :2-7 días del trabajo
Tipo :LÓGICA ICS
Condición :A estrenar y original
Envío cerca :UPS
Paquete/caso :28-VQFN expuso el cojín
empaquetado :& de la cinta; Carrete (TR)
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

Componentes electrónicos Texas Instruments /TI TMS320F2812ZAYA de IC

CPU C28x
Frecuencia (megaciclos) 150
Memoria Flash (KB) 256
RAM (KB) 36
Resolución del ADC 12-bit
Proceso total (MIPS) 150
Características 2-pin oscilador, contadores de tiempo de 32 bits de la CPU, interfaz externo de la memoria, reloj de vigilancia
UART 2
PODER (#) 1
filtro del Sigma-delta 0
PWM (Ch) 16

Características para el TMS320F2812

  • Tecnología estática de alto rendimiento del Cmos
    • 150 megaciclos (duración de ciclo 6.67-ns)
    • (Base 1.8-V en 135 megaciclos, 1.9-V la base en 150 megaciclos, entrada-salida 3.3-V) diseño de baja potencia
  • Ayuda de la exploración del límite de JTAG
    • Puerto de acceso estándar de la prueba de IEEE del estándar 1149.1-1990 de IEEE y arquitectura de la Límite-exploración
  • CPU de 32 bits de alto rendimiento (TMS320C28x)
    • operaciones del × 32 MAC de 16 × 16 y 32
    • 16 × 16 MAC dual
    • Arquitectura del autobús de Harvard
    • Operaciones atómicas
    • Respuesta y proceso rápidos de la interrupción
    • Modelo de programación unificado de la memoria
    • programa de los 4M/alcance lineares de la dirección de datos
    • Código-eficiente (en C/C++ y asamblea)
    • Código fuente del procesador de TMS320F24x/IF240x compatible
  • memoria del En-microprocesador
    • Hasta 128K el flash del × 16 (cuatro sectores del × 16K 16 de 8K × 16 y seis)
    • 1K ROM del × 16 OTP
    • L0 y L1: 2 bloques 4K del × 16 cada Solo-acceso RAM (SARAM)
    • H0: 1 bloque 8K del × 16 SARAM
    • M0 y M1: 2 bloques del × 1K 16 cada SARAM
  • ROM de la bota (4K × 16)
    • Con modos de la bota del software
    • Tablas estándar de la matemáticas
  • Interfaz externo (F2812)
    • Sobre memoria total del × 16 del 1M
    • Estados de espera programables
    • Sincronización de lectura/grabación programable del estroboscópico
    • El microprocesador individual tres selecciona
  • Endianness: Poco endian
  • Control del reloj y de sistema
    • oscilador del En-microprocesador
    • Módulo del reloj de vigilancia
  • Tres interrupciones externas
  • Bloque periférico de la extensión de la interrupción (EMPANADA) que apoya 45 interrupciones periféricas
  • Tres contadores de tiempo de 32 bits de la CPU
  • llave/cerradura de la seguridad 128-bit
    • Protege flash/OTP y L0/L1 SARAM
    • Previene la ingeniería inversa del firmware
  • Periférico del control de motor
    • Dos encargados del acontecimiento (EVA, EVB)
    • Compatible a los dispositivos 240xA
  • Periférico del puerto serie
    • Interfaz periférico serial (SPI)
    • Dos interfaces de comunicaciones seriales (SCIs), UART estándar
    • Regulador aumentado Area Network (eCAN)
    • Puerto serie protegido de varios canales (McBSP)
  • 12-bit ADC, 16 canales
    • 2 multiplexor de la entrada del canal del × 8
    • Dos de muestreo y retención
    • Conversiones solas/simultáneas
    • Índice de conversión rápido: 80 ns/12.5 MSPS
  • Hasta 56 pernos de fines generales de la entrada-salida (GPIO)
  • Características avanzadas de la emulación
    • Funciones del análisis y del punto de desempate
    • El tiempo real elimina errores vía el hardware
  • Las herramientas de desarrollo incluyen
    • Recopilador/ensamblador/máquina para hacer chorizos del ANSI C/C++
    • ™ IDE de Studio del compositor del código
    • DSP/BIOS™
    • Reguladores de la exploración de JTAG
      • Puerto de acceso estándar de la prueba de IEEE del estándar 1149.1-1990 de IEEE y arquitectura de la Límite-exploración
  • Modos y ahorros de baja potencia del poder
    • OCIOSOS, ESPERA, los modos del ALTO apoyaron
    • Inhabilite los relojes periféricos individuales
  • Opciones del paquete
    • 179-ball Microstar BGA™ con el interfaz externo de la memoria (GHH, ZHH) (F2812)
    • 176-pin patio discreto Flatpack (LQFP) con el interfaz externo de la memoria (PGF) (F2812)
    • 128-pin LQFP sin el interfaz externo de la memoria (PBK) (F2810, F2811)
  • Opciones de la temperatura
    • : – 40°C a 85°C (GHH, ZHH, PGF, PBK)
    • S: – 40°C a 125°C (GHH, ZHH, PGF, PBK)
    • Q: – 40°C a 125°C (PGF, PBK) (calificación AEC-Q100 para los usos automotrices)
Carro de la investigación 0