
Add to Cart
SMD Chip Capacitor Texas Instruments /TI TPS7A8701RTJT
Opciones de salida | Salida ajustable, salida dual |
Iout (a) (máximo) | 0,5 |
Vin (v) (máximo) | 6,5 |
Vin (minuto) (v) | 1,4 |
Vout (v) (máximo) | 5,2 |
Vout (minuto) (v) | 0,8 |
Ruido (uVrms) | 3,8 |
Índice de inteligencia (tipo) (mA) | 2,1 |
ΘJA de la resistencia termal (°C/W) | 33 |
Grado | Catálogo |
Capacitancia de la carga (minuto) (µF) | 10 |
Salidas reguladas (#) | 2 |
Características | Permita, protección Foldback de la sobreintensidad de corriente, poder bueno, comienzo suave |
Exactitud (%) | 1 |
PSRR @ 100 kilociclos (DB) | 48 |
Voltaje del marginado (Vdo) (tipo) (milivoltio) | 75 |
Gama de temperaturas de funcionamiento (c) | -40 a 125 |
El TPS7A87 es un dual, de poco ruido (el µV 3,8RMS), regulador de voltaje del bajo-marginado (LDO) capaz de compra de componentes 500 mA por el canal con solamente 100 milivoltio de marginado máximo.
El TPS7A87 proporciona la flexibilidad de dos LDOs independiente y un tamaño más pequeño de la solución del aproximadamente 30% que dos LDOs monocanal. Cada salida es ajustable con los resistores externos a partir de 0,8 V a 5,2 V. La gama ancha del entrada-voltaje del TPS7A87 apoya la operación de hasta sólo 1,4 V y hasta 6,5 V.
Con exactitud del voltaje de salida del 1% (sobre línea, carga, y temperatura) y capacidades del suave-principio para reducir la avalancha actual, el TPS7A87 es ideal para accionar los dispositivos de baja tensión análogos sensibles [tales como osciladores voltaje-controlados (VCOs), convertidores de analógico a digital (ADC), convertidores de digital a analógico (DACs), circuitos integrados específicos a la aplicación del sensor del semiconductor de óxido de metal complementario (Cmos), y video (Asics)].
El TPS7A87 se diseña para accionar componentes ruido-sensibles tales como ésos encontrados en la instrumentación, audio médico, video, profesional, prueba y medida, y los usos de comunicación de alta velocidad. El 3.8-µV muy bajoEl ruido y la banda ancha PSRR (de la salida del RMS DB 40 en 1 megaciclo) minimiza ruido de la fase y la inquietud del reloj. Estas características maximizan el funcionamiento de los dispositivos de sincronización, ADC, y DACs.